Home My Page Projects Code Snippets Project Openings SML/NJ
Summary Activity Forums Tracker Lists Tasks Docs Surveys News SCM Files

SCM Repository

[smlnj] Diff of /sml/trunk/src/MLRISC/x86/mltree/x86.sml
ViewVC logotype

Diff of /sml/trunk/src/MLRISC/x86/mltree/x86.sml

Parent Directory Parent Directory | Revision Log Revision Log | View Patch Patch

revision 744, Fri Dec 8 04:11:42 2000 UTC revision 984, Wed Nov 21 19:00:08 2001 UTC
# Line 39  Line 39 
39    
40  functor X86  functor X86
41    (structure X86Instr : X86INSTR    (structure X86Instr : X86INSTR
42     structure X86MLTree : MLTREE     structure MLTreeUtils : MLTREE_UTILS
43                            where T = X86Instr.T
44     structure ExtensionComp : MLTREE_EXTENSION_COMP     structure ExtensionComp : MLTREE_EXTENSION_COMP
45       where I = X86Instr and T = X86MLTree                          where I = X86Instr and T = X86Instr.T
46       sharing X86MLTree.Region = X86Instr.Region     structure MLTreeStream : MLTREE_STREAM
47       sharing X86MLTree.LabelExp = X86Instr.LabelExp                          where T = ExtensionComp.T
48      datatype arch = Pentium | PentiumPro | PentiumII | PentiumIII      datatype arch = Pentium | PentiumPro | PentiumII | PentiumIII
49      val arch : arch ref      val arch : arch ref
50      val cvti2f :      val cvti2f :
51             {ty: X86Instr.T.ty,
52              src: X86Instr.operand,
53           (* source operand, guaranteed to be non-memory! *)           (* source operand, guaranteed to be non-memory! *)
54           {ty: X86MLTree.ty, src: X86Instr.operand} ->            an: Annotations.annotations ref (* cluster annotations *)
55             } ->
56           {instrs : X86Instr.instruction list,(* the instructions *)           {instrs : X86Instr.instruction list,(* the instructions *)
57            tempMem: X86Instr.operand,         (* temporary for CVTI2F *)            tempMem: X86Instr.operand,         (* temporary for CVTI2F *)
58            cleanup: X86Instr.instruction list (* cleanup code *)            cleanup: X86Instr.instruction list (* cleanup code *)
# Line 61  Line 65 
65            val rewriteMemReg : bool            val rewriteMemReg : bool
66        end =        end =
67  struct  struct
   structure T = X86MLTree  
   structure S = T.Stream  
68    structure I = X86Instr    structure I = X86Instr
69      structure T = I.T
70      structure TS = ExtensionComp.TS
71    structure C = I.C    structure C = I.C
72    structure Shuffle = Shuffle(I)    structure Shuffle = Shuffle(I)
73    structure W32 = Word32    structure W32 = Word32
   structure LE = I.LabelExp  
74    structure A = MLRiscAnnotations    structure A = MLRiscAnnotations
75      structure CFG = ExtensionComp.CFG
76      structure CB = CellsBasis
77    
78    type instrStream = (I.instruction,C.cellset) T.stream    type instrStream = (I.instruction,C.cellset,CFG.cfg) TS.stream
79    type mltreeStream = (T.stm,T.mlrisc list) T.stream    type mltreeStream = (T.stm,T.mlrisc list,CFG.cfg) TS.stream
80    
81    datatype kind = REAL | INTEGER    datatype kind = REAL | INTEGER
82    
# Line 92  Line 97 
97    
98    (* The following hardcoded *)    (* The following hardcoded *)
99    fun isMemReg r = rewriteMemReg andalso    fun isMemReg r = rewriteMemReg andalso
100                     let val r = C.registerNum r                     let val r = CB.registerNum r
101                     in  r >= 8 andalso r < 32                     in  r >= 8 andalso r < 32
102                     end                     end
103    fun isFMemReg r = if enableFastFPMode andalso !fast_floating_point    fun isFMemReg r = if enableFastFPMode andalso !fast_floating_point
104                      then let val r = C.registerNum r                      then let val r = CB.registerNum r
105                           in r >= 8 andalso r < 32 end                           in r >= 8 andalso r < 32 end
106                      else true                      else true
107    val isAnyFMemReg = List.exists (fn r =>    val isAnyFMemReg = List.exists (fn r =>
108                                    let val r = C.registerNum r                                    let val r = CB.registerNum r
109                                    in  r >= 8 andalso r < 32 end                                    in  r >= 8 andalso r < 32 end
110                                   )                                   )
111    
112    val ST0 = C.ST 0    val ST0 = C.ST 0
113    val ST7 = C.ST 7    val ST7 = C.ST 7
114      val one = T.I.int_1
115    
116      val opcodes8 = {INC=I.INCB,DEC=I.DECB,ADD=I.ADDB,SUB=I.SUBB,
117                      NOT=I.NOTB,NEG=I.NEGB,
118                      SHL=I.SHLB,SHR=I.SHRB,SAR=I.SARB,
119                      OR=I.ORB,AND=I.ANDB,XOR=I.XORB}
120      val opcodes16 = {INC=I.INCW,DEC=I.DECW,ADD=I.ADDW,SUB=I.SUBW,
121                       NOT=I.NOTW,NEG=I.NEGW,
122                       SHL=I.SHLW,SHR=I.SHRW,SAR=I.SARW,
123                       OR=I.ORW,AND=I.ANDW,XOR=I.XORW}
124      val opcodes32 = {INC=I.INCL,DEC=I.DECL,ADD=I.ADDL,SUB=I.SUBL,
125                       NOT=I.NOTL,NEG=I.NEGL,
126                       SHL=I.SHLL,SHR=I.SHRL,SAR=I.SARL,
127                       OR=I.ORL,AND=I.ANDL,XOR=I.XORL}
128    
129    (*    (*
130     * The code generator     * The code generator
131     *)     *)
132    fun selectInstructions    fun selectInstructions
133         (instrStream as         (instrStream as
134          S.STREAM{emit,defineLabel,entryLabel,pseudoOp,annotation,          TS.S.STREAM{emit,defineLabel,entryLabel,pseudoOp,annotation,getAnnotations,
135                   beginCluster,endCluster,exitBlock,comment,...}) =                   beginCluster,endCluster,exitBlock,comment,...}) =
136    let exception EA    let exception EA
137    
# Line 130  Line 149 
149        fun trap() =        fun trap() =
150        let val jmp =        let val jmp =
151              case !trapLabel of              case !trapLabel of
152                NONE => let val label = Label.newLabel "trap"                NONE => let val label = Label.label "trap" ()
153                            val jmp   = I.JCC{cond=I.O,                            val jmp   = I.JCC{cond=I.O,
154                                              opnd=I.ImmedLabel(LE.LABEL label)}                                              opnd=I.ImmedLabel(T.LABEL label)}
155                        in  trapLabel := SOME(jmp, label); jmp end                        in  trapLabel := SOME(jmp, label); jmp end
156              | SOME(jmp, _) => jmp              | SOME(jmp, _) => jmp
157        in  emit jmp end        in  emit jmp end
# Line 161  Line 180 
180        fun copy([], [], an) = ()        fun copy([], [], an) = ()
181          | copy(dst, src, an) =          | copy(dst, src, an) =
182            let fun mvInstr{dst as I.MemReg rd, src as I.MemReg rs} =            let fun mvInstr{dst as I.MemReg rd, src as I.MemReg rs} =
183                    if C.sameColor(rd,rs) then [] else                    if CB.sameColor(rd,rs) then [] else
184                    let val tmpR = I.Direct(newReg())                    let val tmpR = I.Direct(newReg())
185                    in  [I.MOVE{mvOp=I.MOVL, src=src, dst=tmpR},                    in  [I.MOVE{mvOp=I.MOVL, src=src, dst=tmpR},
186                         I.MOVE{mvOp=I.MOVL, src=tmpR, dst=dst}]                         I.MOVE{mvOp=I.MOVL, src=tmpR, dst=dst}]
187                    end                    end
188                  | mvInstr{dst=I.Direct rd, src=I.Direct rs} =                  | mvInstr{dst=I.Direct rd, src=I.Direct rs} =
189                      if C.sameColor(rd,rs) then []                      if CB.sameColor(rd,rs) then []
190                      else [I.COPY{dst=[rd], src=[rs], tmp=NONE}]                      else [I.COPY{dst=[rd], src=[rs], tmp=NONE}]
191                  | mvInstr{dst, src} = [I.MOVE{mvOp=I.MOVL, src=src, dst=dst}]                  | mvInstr{dst, src} = [I.MOVE{mvOp=I.MOVL, src=src, dst=dst}]
192            in            in
# Line 179  Line 198 
198        (* conversions *)        (* conversions *)
199        val itow = Word.fromInt        val itow = Word.fromInt
200        val wtoi = Word.toInt        val wtoi = Word.toInt
201        fun toInt32 i = Int32.fromLarge(Int.toLarge i)        fun toInt32 i = T.I.toInt32(32, i)
202        val w32toi32 = Word32.toLargeIntX        val w32toi32 = Word32.toLargeIntX
203        val i32tow32 = Word32.fromLargeInt        val i32tow32 = Word32.fromLargeInt
204    
# Line 191  Line 210 
210        val ecx = I.Direct(C.ecx)        val ecx = I.Direct(C.ecx)
211        val edx = I.Direct(C.edx)        val edx = I.Direct(C.edx)
212    
213        fun immedLabel lab = I.ImmedLabel(LE.LABEL lab)        fun immedLabel lab = I.ImmedLabel(T.LABEL lab)
214    
215        (* Is the expression zero? *)        (* Is the expression zero? *)
216        fun isZero(T.LI 0) = true        fun isZero(T.LI z) = T.I.isZero z
         | isZero(T.LI32 0w0) = true  
217          | isZero(T.MARK(e,a)) = isZero e          | isZero(T.MARK(e,a)) = isZero e
218          | isZero _ = false          | isZero _ = false
219         (* Does the expression set the zero bit?         (* Does the expression set the zero bit?
# Line 269  Line 287 
287          | cond T.GE = I.GE | cond T.GEU = I.AE          | cond T.GE = I.GE | cond T.GEU = I.AE
288          | cond T.GT = I.GT | cond T.GTU = I.A          | cond T.GT = I.GT | cond T.GTU = I.A
289    
290          fun zero dst = emit(I.BINARY{binOp=I.XORL, src=dst, dst=dst})
291    
292        (* Move and annotate *)        (* Move and annotate *)
293        fun move'(src as I.Direct s, dst as I.Direct d, an) =        fun move'(src as I.Direct s, dst as I.Direct d, an) =
294            if C.sameColor(s,d) then ()            if CB.sameColor(s,d) then ()
295            else mark(I.COPY{dst=[d], src=[s], tmp=NONE}, an)            else mark(I.COPY{dst=[d], src=[s], tmp=NONE}, an)
296            | move'(I.Immed 0, dst as I.Direct d, an) =
297                mark(I.BINARY{binOp=I.XORL, src=dst, dst=dst}, an)
298          | move'(src, dst, an) = mark(I.MOVE{mvOp=I.MOVL, src=src, dst=dst}, an)          | move'(src, dst, an) = mark(I.MOVE{mvOp=I.MOVL, src=src, dst=dst}, an)
299    
300        (* Move only! *)        (* Move only! *)
301        fun move(src, dst) = move'(src, dst, [])        fun move(src, dst) = move'(src, dst, [])
302    
       fun zero dst = emit(I.BINARY{binOp=I.XORL, src=dst, dst=dst})  
   
303        val readonly = I.Region.readonly        val readonly = I.Region.readonly
304    
305        (*        (*
306         * Compute an effective address.  This is a new version         * Compute an effective address.
307         *)         *)
308        fun address(ea, mem) =        fun address(ea, mem) = let
       let (* tricky way to negate without overflow! *)  
           fun neg32 w = Word32.notb w + 0w1  
   
309            (* Keep building a bigger and bigger effective address expressions            (* Keep building a bigger and bigger effective address expressions
310             * The input is a list of trees             * The input is a list of trees
311             * b -- base             * b -- base
# Line 299  Line 316 
316            fun doEA([], b, i, s, d) = makeAddressingMode(b, i, s, d)            fun doEA([], b, i, s, d) = makeAddressingMode(b, i, s, d)
317              | doEA(t::trees, b, i, s, d) =              | doEA(t::trees, b, i, s, d) =
318                (case t of                (case t of
319                   T.LI n   => doEAImmed(trees, n, b, i, s, d)                   T.LI n   => doEAImmed(trees, toInt32 n, b, i, s, d)
320                 | T.LI32 n => doEAImmedw(trees, n, b, i, s, d)                 | T.CONST _ => doEALabel(trees, t, b, i, s, d)
321                 | T.CONST c => doEALabel(trees, LE.CONST c, b, i, s, d)                 | T.LABEL _ => doEALabel(trees, t, b, i, s, d)
322                 | T.LABEL le => doEALabel(trees, le, b, i, s, d)                 | T.LABEXP le => doEALabel(trees, le, b, i, s, d)
323                 | T.ADD(32, t1, t2 as T.REG(_,r)) =>                 | T.ADD(32, t1, t2 as T.REG(_,r)) =>
324                      if isMemReg r then doEA(t2::t1::trees, b, i, s, d)                      if isMemReg r then doEA(t2::t1::trees, b, i, s, d)
325                      else doEA(t1::t2::trees, b, i, s, d)                      else doEA(t1::t2::trees, b, i, s, d)
326                 | T.ADD(32, t1, t2) => doEA(t1::t2::trees, b, i, s, d)                 | T.ADD(32, t1, t2) => doEA(t1::t2::trees, b, i, s, d)
327                 | T.SUB(32, t1, T.LI n) =>                 | T.SUB(32, t1, T.LI n) =>
328                      (* can't overflow here *)                      doEA(t1::T.LI(T.I.NEG(32,n))::trees, b, i, s, d)
329                      doEA(t1::T.LI32(neg32(Word32.fromInt n))::trees, b, i, s, d)                 | T.SLL(32, t1, T.LI n) => let
330                 | T.SUB(32, t1, T.LI32 n) =>                      val n = T.I.toInt(32, n)
331                      doEA(t1::T.LI32(neg32 n)::trees, b, i, s, d)                   in
332                 | T.SLL(32, t1, T.LI 0) => displace(trees, t1, b, i, s, d)                     case n
333                 | T.SLL(32, t1, T.LI 1) => indexed(trees, t1, t, 1, b, i, s, d)                     of 0 => displace(trees, t1, b, i, s, d)
334                 | T.SLL(32, t1, T.LI 2) => indexed(trees, t1, t, 2, b, i, s, d)                      | 1 => indexed(trees, t1, t, 1, b, i, s, d)
335                 | T.SLL(32, t1, T.LI 3) => indexed(trees, t1, t, 3, b, i, s, d)                      | 2 => indexed(trees, t1, t, 2, b, i, s, d)
336                 | T.SLL(32, t1, T.LI32 0w0) => displace(trees, t1, b, i, s, d)                      | 3 => indexed(trees, t1, t, 3, b, i, s, d)
337                 | T.SLL(32, t1, T.LI32 0w1) => indexed(trees,t1,t,1,b,i,s,d)                      | _ => displace(trees, t, b, i, s, d)
338                 | T.SLL(32, t1, T.LI32 0w2) => indexed(trees,t1,t,2,b,i,s,d)                   end
                | T.SLL(32, t1, T.LI32 0w3) => indexed(trees,t1,t,3,b,i,s,d)  
339                 | t => displace(trees, t, b, i, s, d)                 | t => displace(trees, t, b, i, s, d)
340                )                )
341    
342            (* Add an immed constant *)            (* Add an immed constant *)
343            and doEAImmed(trees, 0, b, i, s, d) = doEA(trees, b, i, s, d)            and doEAImmed(trees, 0, b, i, s, d) = doEA(trees, b, i, s, d)
344              | doEAImmed(trees, n, b, i, s, I.Immed m) =              | doEAImmed(trees, n, b, i, s, I.Immed m) =
345                   doEA(trees, b, i, s, (* no overflow! *)                   doEA(trees, b, i, s, I.Immed(n+m))
                        I.Immed(w32toi32(Word32.fromInt n + i32tow32 m)))  
346              | doEAImmed(trees, n, b, i, s, I.ImmedLabel le) =              | doEAImmed(trees, n, b, i, s, I.ImmedLabel le) =
                  doEA(trees, b, i, s, I.ImmedLabel(LE.PLUS(le,LE.INT n)))  
             | doEAImmed(trees, n, b, i, s, _) = error "doEAImmed"  
   
           (* Add an immed32 constant *)  
           and doEAImmedw(trees, 0w0, b, i, s, d) = doEA(trees, b, i, s, d)  
             | doEAImmedw(trees, n, b, i, s, I.Immed m) =  
                  (* no overflow! *)  
                  doEA(trees, b, i, s, I.Immed(w32toi32(i32tow32 m + n)))  
             | doEAImmedw(trees, n, b, i, s, I.ImmedLabel le) =  
347                   doEA(trees, b, i, s,                   doEA(trees, b, i, s,
348                        I.ImmedLabel(LE.PLUS(le,LE.INT(Word32.toIntX n)))                        I.ImmedLabel(T.ADD(32,le,T.LI(T.I.fromInt32(32, n)))))
349                        handle Overflow => error "doEAImmedw: constant too large")              | doEAImmed(trees, n, b, i, s, _) = error "doEAImmed"
             | doEAImmedw(trees, n, b, i, s, _) = error "doEAImmedw"  
350    
351            (* Add a label expression *)            (* Add a label expression *)
352            and doEALabel(trees, le, b, i, s, I.Immed 0) =            and doEALabel(trees, le, b, i, s, I.Immed 0) =
353                   doEA(trees, b, i, s, I.ImmedLabel le)                   doEA(trees, b, i, s, I.ImmedLabel le)
354              | doEALabel(trees, le, b, i, s, I.Immed m) =              | doEALabel(trees, le, b, i, s, I.Immed m) =
355                   doEA(trees, b, i, s,                   doEA(trees, b, i, s,
356                        I.ImmedLabel(LE.PLUS(le,LE.INT(Int32.toInt m)))                        I.ImmedLabel(T.ADD(32,le,T.LI(T.I.fromInt32(32, m))))
357                        handle Overflow => error "doEALabel: constant too large")                        handle Overflow => error "doEALabel: constant too large")
358              | doEALabel(trees, le, b, i, s, I.ImmedLabel le') =              | doEALabel(trees, le, b, i, s, I.ImmedLabel le') =
359                   doEA(trees, b, i, s, I.ImmedLabel(LE.PLUS(le,le')))                   doEA(trees, b, i, s, I.ImmedLabel(T.ADD(32,le,le')))
360              | doEALabel(trees, le, b, i, s, _) = error "doEALabel"              | doEALabel(trees, le, b, i, s, _) = error "doEALabel"
361    
362            and makeAddressingMode(NONE, NONE, _, disp) = disp            and makeAddressingMode(NONE, NONE, _, disp) = disp
# Line 364  Line 369 
369            (* generate code for tree and ensure that it is not in %esp *)            (* generate code for tree and ensure that it is not in %esp *)
370            and exprNotEsp tree =            and exprNotEsp tree =
371                let val r = expr tree                let val r = expr tree
372                in  if C.sameColor(r, C.esp) then                in  if CB.sameColor(r, C.esp) then
373                       let val tmp = newReg()                       let val tmp = newReg()
374                       in  move(I.Direct r, I.Direct tmp); tmp end                       in  move(I.Direct r, I.Direct tmp); tmp end
375                    else r                    else r
# Line 376  Line 381 
381              | displace(trees, t, b as SOME base, NONE, _, d) = (* no index *)              | displace(trees, t, b as SOME base, NONE, _, d) = (* no index *)
382                (* make t the index, but make sure that it is not %esp! *)                (* make t the index, but make sure that it is not %esp! *)
383                let val i = expr t                let val i = expr t
384                in  if C.sameColor(i, C.esp) then                in  if CB.sameColor(i, C.esp) then
385                      (* swap base and index *)                      (* swap base and index *)
386                      if C.sameColor(base, C.esp) then                      if CB.sameColor(base, C.esp) then
387                         doEA(trees, SOME i, b, 0, d)                         doEA(trees, SOME i, b, 0, d)
388                      else  (* base and index = %esp! *)                      else  (* base and index = %esp! *)
389                         let val index = newReg()                         let val index = newReg()
# Line 408  Line 413 
413        end (* address *)        end (* address *)
414    
415            (* reduce an expression into an operand *)            (* reduce an expression into an operand *)
416        and operand(T.LI i) = I.Immed(toInt32 i)        and operand(T.LI i) = I.Immed(toInt32(i))
417          | operand(T.LI32 w) = I.Immed(wToInt32 w)          | operand(x as (T.CONST _ | T.LABEL _)) = I.ImmedLabel x
418          | operand(T.CONST c) = I.ImmedLabel(LE.CONST c)          | operand(T.LABEXP le) = I.ImmedLabel le
         | operand(T.LABEL lab) = I.ImmedLabel lab  
419          | operand(T.REG(_,r)) = IntReg r          | operand(T.REG(_,r)) = IntReg r
420          | operand(T.LOAD(32,ea,mem)) = address(ea, mem)          | operand(T.LOAD(32,ea,mem)) = address(ea, mem)
421          | operand(t) = I.Direct(expr t)          | operand(t) = I.Direct(expr t)
# Line 454  Line 458 
458            * Compute an integer expression and put the result in            * Compute an integer expression and put the result in
459            * the destination register rd.            * the destination register rd.
460            *)            *)
461        and doExpr(exp, rd : I.C.cell, an) =        and doExpr(exp, rd : CB.cell, an) =
462            let val rdOpnd = IntReg rd            let val rdOpnd = IntReg rd
463    
464                fun equalRd(I.Direct r) = C.sameColor(r, rd)                fun equalRd(I.Direct r) = CB.sameColor(r, rd)
465                  | equalRd(I.MemReg r) = C.sameColor(r, rd)                  | equalRd(I.MemReg r) = CB.sameColor(r, rd)
466                  | equalRd _ = false                  | equalRd _ = false
467    
468                   (* Emit a binary operator.  If the destination is                   (* Emit a binary operator.  If the destination is
# Line 532  Line 536 
536                fun divrem(signed, overflow, e1, e2, resultReg) =                fun divrem(signed, overflow, e1, e2, resultReg) =
537                let val (opnd1, opnd2) = (operand e1, operand e2)                let val (opnd1, opnd2) = (operand e1, operand e2)
538                    val _ = move(opnd1, eax)                    val _ = move(opnd1, eax)
539                    val oper = if signed then (emit(I.CDQ); I.IDIVL)                    val oper = if signed then (emit(I.CDQ); I.IDIVL1)
540                               else (zero edx; I.DIVL)                               else (zero edx; I.DIVL1)
541                in  mark(I.MULTDIV{multDivOp=oper, src=regOrMem opnd2},an);                in  mark(I.MULTDIV{multDivOp=oper, src=regOrMem opnd2},an);
542                    move(resultReg, rdOpnd);                    move(resultReg, rdOpnd);
543                    if overflow then trap() else ()                    if overflow then trap() else ()
544                end                end
545    
546                    (* Optimize the special case for division *)                    (* Optimize the special case for division *)
547                fun divide(signed, overflow, e1, e2 as T.LI n) =                fun divide(signed, overflow, e1, e2 as T.LI n') = let
548                let fun isPowerOf2 w = Word.andb((w - 0w1), w) = 0w0                    val n = toInt32 n'
549                      val w = T.I.toWord32(32, n')
550                      fun isPowerOf2 w = W32.andb((w - 0w1), w) = 0w0
551                    fun log2 n =  (* n must be > 0!!! *)                    fun log2 n =  (* n must be > 0!!! *)
552                        let fun loop(0w1,pow) = pow                        let fun loop(0w1,pow) = pow
553                              | loop(w,pow) = loop(Word.>>(w, 0w1),pow+1)                              | loop(w,pow) = loop(W32.>>(w, 0w1),pow+1)
554                        in loop(n,0) end                        in loop(n,0) end
                   val w = Word.fromInt n  
555                in  if n > 1 andalso isPowerOf2 w then                in  if n > 1 andalso isPowerOf2 w then
556                       let val pow = T.LI(log2 w)                       let val pow = T.LI(T.I.fromInt(32,log2 w))
557                       in  if signed then                       in  if signed then
558                           (* signed; simulate round towards zero *)                           (* signed; simulate round towards zero *)
559                           let val label = Label.newLabel ""                           let val label = Label.anon()
560                               val reg1  = expr e1                               val reg1  = expr e1
561                               val opnd1 = I.Direct reg1                               val opnd1 = I.Direct reg1
562                           in  if setZeroBit e1 then ()                           in  if setZeroBit e1 then ()
# Line 561  Line 566 
566                                       I.UNARY{unOp=I.INCL, opnd=opnd1}                                       I.UNARY{unOp=I.INCL, opnd=opnd1}
567                                    else                                    else
568                                       I.BINARY{binOp=I.ADDL,                                       I.BINARY{binOp=I.ADDL,
569                                                src=I.Immed(toInt32 n - 1),                                                src=I.Immed(n - 1),
570                                                dst=opnd1});                                                dst=opnd1});
571                               defineLabel label;                               defineLabel label;
572                               shift(I.SARL, T.REG(32, reg1), pow)                               shift(I.SARL, T.REG(32, reg1), pow)
# Line 582  Line 587 
587                fun rem(signed, overflow, e1, e2) =                fun rem(signed, overflow, e1, e2) =
588                      divrem(signed, overflow, e1, e2, edx)                      divrem(signed, overflow, e1, e2, edx)
589    
590                      (* Makes sure the destination must be a register *)
591                  fun dstMustBeReg f =
592                      if isMemReg rd then
593                      let val tmpR = newReg()
594                          val tmp  = I.Direct(tmpR)
595                      in  f(tmpR, tmp); move(tmp, rdOpnd) end
596                      else f(rd, rdOpnd)
597    
598                    (* unsigned integer multiplication *)                    (* unsigned integer multiplication *)
599                fun uMultiply(e1, e2) =                fun uMultiply(e1, e2) =
600                    (* note e2 can never be (I.Direct edx) *)                    (* note e2 can never be (I.Direct edx) *)
601                    (move(operand e1, eax);                    (move(operand e1, eax);
602                     mark(I.MULTDIV{multDivOp=I.MULL,                     mark(I.MULTDIV{multDivOp=I.MULL1,
603                                    src=regOrMem(operand e2)},an);                                    src=regOrMem(operand e2)},an);
604                     move(eax, rdOpnd)                     move(eax, rdOpnd)
605                    )                    )
# Line 595  Line 608 
608                     * The only forms that are allowed that also sets the                     * The only forms that are allowed that also sets the
609                     * OF and CF flags are:                     * OF and CF flags are:
610                     *                     *
611                       *          (dst)  (src1)  (src2)
612                     *      imul r32, r32/m32, imm8                     *      imul r32, r32/m32, imm8
613                       *          (dst)  (src)
614                     *      imul r32, imm8                     *      imul r32, imm8
615                     *      imul r32, imm32                     *      imul r32, imm32
616                       *      imul r32, r32/m32
617                       * Note: destination must be a register!
618                     *)                     *)
619                fun multiply(e1, e2) =                fun multiply(e1, e2) =
620                let fun doit(i1 as I.Immed _, i2 as I.Immed _, dstR, dst) =                dstMustBeReg(fn (rd, rdOpnd) =>
621                        (move(i1, dst);                let fun doit(i1 as I.Immed _, i2 as I.Immed _) =
622                         mark(I.MUL3{dst=dstR, src1=i2, src2=NONE},an))                        (move(i1, rdOpnd);
623                      | doit(rm, i2 as I.Immed _, dstR, dst) =                         mark(I.BINARY{binOp=I.IMULL, dst=rdOpnd, src=i2},an))
624                          doit(i2, rm, dstR, dst)                      | doit(rm, i2 as I.Immed _) = doit(i2, rm)
625                      | doit(imm as I.Immed(i), rm, dstR, dst) =                      | doit(imm as I.Immed(i), rm) =
626                         mark(I.MUL3{dst=dstR, src1=rm, src2=SOME i},an)                             mark(I.MUL3{dst=rd, src1=rm, src2=i},an)
627                      | doit(r1 as I.Direct _, r2 as I.Direct _, dstR, dst) =                      | doit(r1 as I.Direct _, r2 as I.Direct _) =
628                        (move(r1, dst);                        (move(r1, rdOpnd);
629                         mark(I.MUL3{dst=dstR, src1=r2, src2=NONE},an))                         mark(I.BINARY{binOp=I.IMULL, dst=rdOpnd, src=r2},an))
630                      | doit(r1 as I.Direct _, rm, dstR, dst) =                      | doit(r1 as I.Direct _, rm) =
631                        (move(r1, dst);                        (move(r1, rdOpnd);
632                         mark(I.MUL3{dst=dstR, src1=rm, src2=NONE},an))                         mark(I.BINARY{binOp=I.IMULL, dst=rdOpnd, src=rm},an))
633                      | doit(rm, r as I.Direct _, dstR, dst) =                      | doit(rm, r as I.Direct _) = doit(r, rm)
634                         doit(r, rm, dstR, dst)                      | doit(rm1, rm2) =
                     | doit(rm1, rm2, dstR, dst) =  
635                         if equalRd rm2 then                         if equalRd rm2 then
636                         let val tmpR = newReg()                         let val tmpR = newReg()
637                             val tmp  = I.Direct tmpR                             val tmp  = I.Direct tmpR
638                         in move(rm1, tmp);                         in move(rm1, tmp);
639                            mark(I.MUL3{dst=tmpR, src1=rm2, src2=NONE},an);                            mark(I.BINARY{binOp=I.IMULL, dst=tmp, src=rm2},an);
640                            move(tmp, dst)                            move(tmp, rdOpnd)
641                         end                         end
642                         else                         else
643                           (move(rm1, dst);                           (move(rm1, rdOpnd);
644                            mark(I.MUL3{dst=dstR, src1=rm2, src2=NONE},an)                            mark(I.BINARY{binOp=I.IMULL, dst=rdOpnd, src=rm2},an)
645                           )                           )
646                    val (opnd1, opnd2) = (operand e1, operand e2)                    val (opnd1, opnd2) = (operand e1, operand e2)
647                in  if isMemReg rd then (* destination must be a real reg *)                in  doit(opnd1, opnd2)
                   let val tmpR = newReg()  
                       val tmp  = I.Direct tmpR  
                   in  doit(opnd1, opnd2, tmpR, tmp);  
                       move(tmp, rdOpnd)  
648                    end                    end
649                    else                )
                       doit(opnd1, opnd2, rd, rdOpnd)  
               end  
   
                  (* Makes sure the destination must be a register *)  
               fun dstMustBeReg f =  
                   if isMemReg rd then  
                   let val tmpR = newReg()  
                       val tmp  = I.Direct(tmpR)  
                   in  f(tmpR, tmp); move(tmp, rdOpnd) end  
                   else f(rd, rdOpnd)  
650    
651                   (* Emit a load instruction; makes sure that the destination                   (* Emit a load instruction; makes sure that the destination
652                    * is a register                    * is a register
# Line 771  Line 773 
773                    (* Generate addition *)                    (* Generate addition *)
774                fun addition(e1, e2) =                fun addition(e1, e2) =
775                    case e1 of                    case e1 of
776                      T.REG(_,rs) => if C.sameColor(rs,rd) then addN e2                      T.REG(_,rs) => if CB.sameColor(rs,rd) then addN e2
777                                     else addition1(e1,e2)                                     else addition1(e1,e2)
778                    | _ => addition1(e1,e2)                    | _ => addition1(e1,e2)
779                and addition1(e1, e2) =                and addition1(e1, e2) =
780                    case e2 of                    case e2 of
781                      T.REG(_,rs) => if C.sameColor(rs,rd) then addN e1                      T.REG(_,rs) => if CB.sameColor(rs,rd) then addN e1
782                                     else addition2(e1,e2)                                     else addition2(e1,e2)
783                    | _ => addition2(e1,e2)                    | _ => addition2(e1,e2)
784                and addition2(e1,e2) =                and addition2(e1,e2) =
# Line 793  Line 795 
795                            move'(tmp, rdOpnd, [])                            move'(tmp, rdOpnd, [])
796                        end                        end
797                     else move'(IntReg rs, rdOpnd, an)                     else move'(IntReg rs, rdOpnd, an)
798               | (T.LI 0 | T.LI32 0w0) =>               | T.LI z => let
799                     val n = toInt32 z
800                   in
801                     if n=0 then
802                   (* As per Fermin's request, special optimization for rd := 0.                   (* As per Fermin's request, special optimization for rd := 0.
803                    * Currently we don't bother with the size.                    * Currently we don't bother with the size.
804                    *)                    *)
805                   if isMemReg rd then move'(I.Immed 0, rdOpnd, an)                   if isMemReg rd then move'(I.Immed 0, rdOpnd, an)
806                   else mark(I.BINARY{binOp=I.XORL, src=rdOpnd, dst=rdOpnd}, an)                   else mark(I.BINARY{binOp=I.XORL, src=rdOpnd, dst=rdOpnd}, an)
807               | T.LI n      => move'(I.Immed(toInt32 n), rdOpnd, an)                   else
808               | T.LI32 w    => move'(I.Immed(wToInt32 w), rdOpnd, an)                     move'(I.Immed(n), rdOpnd, an)
809               | T.CONST c   => move'(I.ImmedLabel(LE.CONST c), rdOpnd, an)                 end
810               | T.LABEL lab => move'(I.ImmedLabel lab, rdOpnd, an)               | (T.CONST _ | T.LABEL _) =>
811                     move'(I.ImmedLabel exp, rdOpnd, an)
812                 | T.LABEXP le => move'(I.ImmedLabel le, rdOpnd, an)
813    
814                 (* 32-bit addition *)                 (* 32-bit addition *)
815               | T.ADD(32, e, (T.LI 1|T.LI32 0w1)) => unary(I.INCL, e)               | T.ADD(32, e1, e2 as T.LI n) => let
816               | T.ADD(32, (T.LI 1|T.LI32 0w1), e) => unary(I.INCL, e)                   val n = toInt32 n
817               | T.ADD(32, e, T.LI ~1) => unary(I.DECL, e)                 in
818               | T.ADD(32, T.LI ~1, e) => unary(I.DECL, e)                   case n
819                     of 1  => unary(I.INCL, e1)
820                      | ~1 => unary(I.DECL, e1)
821                      | _ => addition(e1, e2)
822                   end
823                 | T.ADD(32, e1 as T.LI n, e2) => let
824                     val n = toInt32 n
825                   in
826                     case n
827                     of  1 => unary(I.INCL, e2)
828                      | ~1 => unary(I.DECL, e2)
829                      | _ => addition(e1, e2)
830                   end
831               | T.ADD(32, e1, e2) => addition(e1, e2)               | T.ADD(32, e1, e2) => addition(e1, e2)
832    
833                 (* 32-bit addition but set the flag!                 (* 32-bit addition but set the flag!
834                  * This is a stupid hack for now.                  * This is a stupid hack for now.
835                  *)                  *)
836               | T.ADD(0, e, (T.LI 1|T.LI32 0w1)) => unary(I.INCL, e)               | T.ADD(0, e, e1 as T.LI n) => let
837               | T.ADD(0, (T.LI 1|T.LI32 0w1), e) => unary(I.INCL, e)                   val n = T.I.toInt(32, n)
838               | T.ADD(0, e, T.LI ~1) => unary(I.DECL, e)                 in
839               | T.ADD(0, T.LI ~1, e) => unary(I.DECL, e)                   if n=1 then unary(I.INCL, e)
840                     else if n = ~1 then unary(I.DECL, e)
841                          else binaryComm(I.ADDL, e, e1)
842                   end
843                 | T.ADD(0, e1 as T.LI n, e) => let
844                     val n = T.I.toInt(32, n)
845                   in
846                     if n=1 then unary(I.INCL, e)
847                     else if n = ~1 then unary(I.DECL, e)
848                          else binaryComm(I.ADDL, e1, e)
849                   end
850               | T.ADD(0, e1, e2) => binaryComm(I.ADDL, e1, e2)               | T.ADD(0, e1, e2) => binaryComm(I.ADDL, e1, e2)
851    
852                 (* 32-bit subtraction *)                 (* 32-bit subtraction *)
853               | T.SUB(32, e, (T.LI 0 | T.LI32 0w0)) => doExpr(e, rd, an)               | T.SUB(32, e1, e2 as T.LI n) => let
854               | T.SUB(32, e, (T.LI 1 | T.LI32 0w1)) => unary(I.DECL, e)                   val n = toInt32 n
855               | T.SUB(32, e, T.LI ~1) => unary(I.INCL, e)                 in
856               | T.SUB(32, (T.LI 0 | T.LI32 0w0), e) => unary(I.NEGL, e)                   case n
857                     of 0 => doExpr(e1, rd, an)
858               (* Never mind:                    | 1 => unary(I.DECL, e1)
859                 | T.SUB(32, e1, e2 as T.LI n) =>                    | ~1 => unary(I.INCL, e1)
860                   (mark(I.LEA{r32=rd, addr=address(T.ADD(32, e1, T.LI(~n)),                    | _ => binary(I.SUBL, e1, e2)
861                                                    I.Region.readonly)}, an)                 end
862                    handle (Overflow|EA) => binary(I.SUBL, e1, e2))               | T.SUB(32, e1 as T.LI n, e2) =>
863               *)                   if T.I.isZero n then unary(I.NEGL, e2)
864                     else binary(I.SUBL, e1, e2)
865               | T.SUB(32, e1, e2) => binary(I.SUBL, e1, e2)               | T.SUB(32, e1, e2) => binary(I.SUBL, e1, e2)
866    
867               | T.MULU(32, x, y) => uMultiply(x, y)               | T.MULU(32, x, y) => uMultiply(x, y)
# Line 860  Line 890 
890               | T.LOAD(8, ea, mem) => load8(ea, mem)               | T.LOAD(8, ea, mem) => load8(ea, mem)
891               | T.LOAD(16, ea, mem) => load16(ea, mem)               | T.LOAD(16, ea, mem) => load16(ea, mem)
892               | T.LOAD(32, ea, mem) => load32(ea, mem)               | T.LOAD(32, ea, mem) => load32(ea, mem)
893               | T.SX(_,_,T.LOAD(8,ea,mem)) => load8s(ea, mem)  
894               | T.SX(_,_,T.LOAD(16,ea,mem)) => load16s(ea, mem)               | T.SX(32,8,T.LOAD(8,ea,mem)) => load8s(ea, mem)
895                 | T.SX(32,16,T.LOAD(16,ea,mem)) => load16s(ea, mem)
896                 | T.ZX(32,8,T.LOAD(8,ea,mem)) => load8(ea, mem)
897                 | T.ZX(32,16,T.LOAD(16,ea,mem)) => load16(ea, mem)
898    
899               | T.COND(32, T.CMP(ty, cc, t1, t2), T.LI yes, T.LI no) =>               | T.COND(32, T.CMP(ty, cc, t1, t2), T.LI yes, T.LI no) =>
900                   setcc(ty, cc, t1, t2, toInt32 yes, toInt32 no)                   setcc(ty, cc, t1, t2, toInt32 yes, toInt32 no)
              | T.COND(32, T.CMP(ty, cc, t1, t2), T.LI32 yes, T.LI32 no) =>  
                  setcc(ty, cc, t1, t2, Word32.toLargeIntX yes,  
                                        Word32.toLargeIntX no)  
901               | T.COND(32, T.CMP(ty, cc, t1, t2), yes, no) =>               | T.COND(32, T.CMP(ty, cc, t1, t2), yes, no) =>
902                  (case !arch of (* PentiumPro and higher has CMOVcc *)                  (case !arch of (* PentiumPro and higher has CMOVcc *)
903                     Pentium => unknownExp exp                     Pentium => unknownExp exp
# Line 935  Line 965 
965            in  mark(testopcode{lsrc=opnd1, rsrc=opnd2}, an)            in  mark(testopcode{lsrc=opnd1, rsrc=opnd2}, an)
966            end            end
967    
968              (* %eflags <- src *)
969          and moveToEflags src =
970              if CB.sameColor(src, C.eflags) then ()
971              else (move(I.Direct src, eax); emit(I.LAHF))
972    
973              (* dst <- %eflags *)
974          and moveFromEflags dst =
975              if CB.sameColor(dst, C.eflags) then ()
976              else (emit(I.SAHF); move(eax, I.Direct dst))
977    
978           (* generate a condition code expression           (* generate a condition code expression
979            * The zero is for setting the condition code!            * The zero is for setting the condition code!
980            * I have no idea why this is used.            * I have no idea why this is used.
981            *)            *)
982        and doCCexpr(T.CMP(ty, cc, t1, t2), rd, an) =        and doCCexpr(T.CMP(ty, cc, t1, t2), rd, an) =
983            if C.sameColor(rd, C.eflags) then            (cmp(false, ty, cc, t1, t2, an);
984               (cmp(false, ty, cc, t1, t2, an); ())             moveFromEflags rd
985              )
986            | doCCexpr(T.CC(cond,rs), rd, an) =
987              if CB.sameColor(rs,C.eflags) orelse CB.sameColor(rd,C.eflags) then
988                 (moveToEflags rs; moveFromEflags rd)
989            else            else
990               error "doCCexpr: cmp"               move'(I.Direct rs, I.Direct rd, an)
991          | doCCexpr(T.CCMARK(e,A.MARKREG f),rd,an) = (f rd; doCCexpr(e,rd,an))          | doCCexpr(T.CCMARK(e,A.MARKREG f),rd,an) = (f rd; doCCexpr(e,rd,an))
992          | doCCexpr(T.CCMARK(e,a), rd, an) = doCCexpr(e,rd,a::an)          | doCCexpr(T.CCMARK(e,a), rd, an) = doCCexpr(e,rd,a::an)
993          | doCCexpr(T.CCEXT e, cd, an) =          | doCCexpr(T.CCEXT e, cd, an) =
# Line 1003  Line 1047 
1047            end            end
1048    
1049            (* generate code for jumps *)            (* generate code for jumps *)
1050        and jmp(T.LABEL(lexp as LE.LABEL lab), labs, an) =        and jmp(lexp as T.LABEL lab, labs, an) =
1051               mark(I.JMP(I.ImmedLabel lexp, [lab]), an)               mark(I.JMP(I.ImmedLabel lexp, [lab]), an)
1052          | jmp(T.LABEL lexp, labs, an) = mark(I.JMP(I.ImmedLabel lexp, labs), an)          | jmp(T.LABEXP le, labs, an) = mark(I.JMP(I.ImmedLabel le, labs), an)
1053          | jmp(ea, labs, an)           = mark(I.JMP(operand ea, labs), an)          | jmp(ea, labs, an)           = mark(I.JMP(operand ea, labs), an)
1054    
1055         (* convert mlrisc to cellset:         (* convert mlrisc to cellset:
1056          *)          *)
1057         and cellset mlrisc =         and cellset mlrisc =
1058             let val addCCReg = C.CellSet.add             let val addCCReg = CB.CellSet.add
1059                 fun g([],acc) = acc                 fun g([],acc) = acc
1060                   | g(T.GPR(T.REG(_,r))::regs,acc)  = g(regs,C.addReg(r,acc))                   | g(T.GPR(T.REG(_,r))::regs,acc)  = g(regs,C.addReg(r,acc))
1061                   | g(T.FPR(T.FREG(_,f))::regs,acc) = g(regs,C.addFreg(f,acc))                   | g(T.FPR(T.FREG(_,f))::regs,acc) = g(regs,C.addFreg(f,acc))
# Line 1021  Line 1065 
1065             in  g(mlrisc, C.empty) end             in  g(mlrisc, C.empty) end
1066    
1067            (* generate code for calls *)            (* generate code for calls *)
1068        and call(ea, flow, def, use, mem, an) =        and call(ea, flow, def, use, mem, cutsTo, an, pops) =
1069            mark(I.CALL(operand ea,cellset(def),cellset(use),mem),an)        let fun return(set, []) = set
1070                | return(set, a::an) =
1071                  case #peek A.RETURN_ARG a of
1072                    SOME r => return(CB.CellSet.add(r, set), an)
1073                  | NONE => return(set, an)
1074          in
1075              mark(I.CALL{opnd=operand ea,defs=cellset(def),uses=cellset(use),
1076                          return=return(C.empty,an),cutsTo=cutsTo,mem=mem,
1077                          pops=pops},an)
1078          end
1079    
1080            (* generate code for integer stores *)            (* generate code for integer stores; first move data to %eax
1081        and store8(ea, d, mem, an) =             * This is mainly because we can't allocate to registers like
1082            let val src = (* movb has to use %eax as source. Stupid x86! *)             * ah, dl, dx etc.
1083               *)
1084          and genStore(mvOp, ea, d, mem, an) =
1085              let val src =
1086                   case immedOrReg(operand d) of                   case immedOrReg(operand d) of
1087                       src as I.Direct r =>                       src as I.Direct r =>
1088                         if C.sameColor(r,C.eax)                         if CB.sameColor(r,C.eax)
1089                         then src else (move(src, eax); eax)                         then src else (move(src, eax); eax)
1090                     | src => src                     | src => src
1091            in  mark(I.MOVE{mvOp=I.MOVB, src=src, dst=address(ea,mem)},an)            in  mark(I.MOVE{mvOp=mvOp, src=src, dst=address(ea,mem)},an)
1092            end            end
1093        and store16(ea, d, mem, an) = error "store16"  
1094              (* generate code for 8-bit integer stores *)
1095              (* movb has to use %eax as source. Stupid x86! *)
1096          and store8(ea, d, mem, an) = genStore(I.MOVB, ea, d, mem, an)
1097          and store16(ea, d, mem, an) =
1098            mark(I.MOVE{mvOp=I.MOVW, src=immedOrReg(operand d), dst=address(ea, mem)}, an)
1099        and store32(ea, d, mem, an) =        and store32(ea, d, mem, an) =
1100              move'(immedOrReg(operand d), address(ea, mem), an)              move'(immedOrReg(operand d), address(ea, mem), an)
1101    
# Line 1144  Line 1205 
1205            in  if isMemOpnd opnd andalso (ty = 16 orelse ty = 32)            in  if isMemOpnd opnd andalso (ty = 16 orelse ty = 32)
1206                then (INTEGER, ty, opnd, [])                then (INTEGER, ty, opnd, [])
1207                else                else
1208                  let val {instrs, tempMem, cleanup} = cvti2f{ty=ty, src=opnd}                  let val {instrs, tempMem, cleanup} =
1209                            cvti2f{ty=ty, src=opnd, an=getAnnotations()}
1210                  in  emits instrs;                  in  emits instrs;
1211                      (INTEGER, 32, tempMem, cleanup)                      (INTEGER, 32, tempMem, cleanup)
1212                  end                  end
# Line 1185  Line 1247 
1247        and fload'(fty, ea, mem, fd, an) =        and fload'(fty, ea, mem, fd, an) =
1248              let val ea = address(ea, mem)              let val ea = address(ea, mem)
1249              in  mark(fld(fty, ea), an);              in  mark(fld(fty, ea), an);
1250                  if C.sameColor(fd,ST0) then ()                  if CB.sameColor(fd,ST0) then ()
1251                  else emit(fstp(fty, I.FDirect fd))                  else emit(fstp(fty, I.FDirect fd))
1252              end              end
1253    
# Line 1193  Line 1255 
1255    
1256            (* generate floating point expression and put the result in fd *)            (* generate floating point expression and put the result in fd *)
1257        and doFexpr'(fty, T.FREG(_, fs), fd, an) =        and doFexpr'(fty, T.FREG(_, fs), fd, an) =
1258              (if C.sameColor(fs,fd) then ()              (if CB.sameColor(fs,fd) then ()
1259               else mark(I.FCOPY{dst=[fd], src=[fs], tmp=NONE}, an)               else mark(I.FCOPY{dst=[fd], src=[fs], tmp=NONE}, an)
1260              )              )
1261          | doFexpr'(_, T.FLOAD(fty, ea, mem), fd, an) =          | doFexpr'(_, T.FLOAD(fty, ea, mem), fd, an) =
1262              fload'(fty, ea, mem, fd, an)              fload'(fty, ea, mem, fd, an)
1263          | doFexpr'(fty, T.FEXT fexp, fd, an) =          | doFexpr'(fty, T.FEXT fexp, fd, an) =
1264              (ExtensionComp.compileFext (reducer()) {e=fexp, fd=fd, an=an};              (ExtensionComp.compileFext (reducer()) {e=fexp, fd=fd, an=an};
1265               if C.sameColor(fd,ST0) then () else emit(fstp(fty, I.FDirect fd))               if CB.sameColor(fd,ST0) then () else emit(fstp(fty, I.FDirect fd))
1266              )              )
1267          | doFexpr'(fty, e, fd, an) =          | doFexpr'(fty, e, fd, an) =
1268              (reduceFexp(fty, e, []);              (reduceFexp(fty, e, []);
1269               if C.sameColor(fd,ST0) then ()               if CB.sameColor(fd,ST0) then ()
1270               else mark(fstp(fty, I.FDirect fd), an)               else mark(fstp(fty, I.FDirect fd), an)
1271              )              )
1272    
# Line 1286  Line 1348 
1348    
1349                and sameTree(LEAF(_, T.FREG(t1,f1), []),                and sameTree(LEAF(_, T.FREG(t1,f1), []),
1350                             LEAF(_, T.FREG(t2,f2), [])) =                             LEAF(_, T.FREG(t2,f2), [])) =
1351                          t1 = t2 andalso C.sameColor(f1,f2)                          t1 = t2 andalso CB.sameColor(f1,f2)
1352                  | sameTree _ = false                  | sameTree _ = false
1353    
1354                (* Traverse tree and generate code *)                (* Traverse tree and generate code *)
# Line 1485  Line 1547 
1547    
1548        and doFexpr''(fty, e, fd, an) =        and doFexpr''(fty, e, fd, an) =
1549            case e of            case e of
1550              T.FREG(_,fs) => if C.sameColor(fs,fd) then ()              T.FREG(_,fs) => if CB.sameColor(fs,fd) then ()
1551                              else fcopy''(fty, [fd], [fs], an)                              else fcopy''(fty, [fd], [fs], an)
1552              (* Stupid x86 does everything as 80-bits internally. *)              (* Stupid x86 does everything as 80-bits internally. *)
1553    
# Line 1545  Line 1607 
1607            then doFexpr''(fty, e, fd, an)            then doFexpr''(fty, e, fd, an)
1608            else doFexpr'(fty, e, fd, an)            else doFexpr'(fty, e, fd, an)
1609    
1610          (*================================================================
1611           * Optimizations for x := x op y
1612           * Special optimizations:
1613           * Generate a binary operator, result must in memory.
1614           * The source must not be in memory
1615           *================================================================*)
1616          and binaryMem(binOp, src, dst, mem, an) =
1617              mark(I.BINARY{binOp=binOp, src=immedOrReg(operand src),
1618                            dst=address(dst,mem)}, an)
1619          and unaryMem(unOp, opnd, mem, an) =
1620              mark(I.UNARY{unOp=unOp, opnd=address(opnd,mem)}, an)
1621    
1622          and isOne(T.LI n) = n = one
1623            | isOne _ = false
1624    
1625          (*
1626           * Perform optimizations based on recognizing
1627           *    x := x op y    or
1628           *    x := y op x
1629           * first.
1630           *)
1631          and store(ty, ea, d, mem, an,
1632                    {INC,DEC,ADD,SUB,NOT,NEG,SHL,SHR,SAR,OR,AND,XOR},
1633                    doStore
1634                   ) =
1635              let fun default() = doStore(ea, d, mem, an)
1636                  fun binary1(t, t', unary, binary, ea', x) =
1637                      if t = ty andalso t' = ty then
1638                         if MLTreeUtils.eqRexp(ea, ea') then
1639                            if isOne x then unaryMem(unary, ea, mem, an)
1640                            else binaryMem(binary, x, ea, mem, an)
1641                          else default()
1642                      else default()
1643                  fun unary(t,unOp, ea') =
1644                      if t = ty andalso MLTreeUtils.eqRexp(ea, ea') then
1645                         unaryMem(unOp, ea, mem, an)
1646                      else default()
1647                  fun binary(t,t',binOp,ea',x) =
1648                      if t = ty andalso t' = ty andalso
1649                         MLTreeUtils.eqRexp(ea, ea') then
1650                          binaryMem(binOp, x, ea, mem, an)
1651                      else default()
1652    
1653                  fun binaryCom1(t,unOp,binOp,x,y) =
1654                  if t = ty then
1655                  let fun again() =
1656                        case y of
1657                          T.LOAD(ty',ea',_) =>
1658                            if ty' = ty andalso MLTreeUtils.eqRexp(ea, ea') then
1659                               if isOne x then unaryMem(unOp, ea, mem, an)
1660                               else binaryMem(binOp,x,ea,mem,an)
1661                            else default()
1662                        | _ => default()
1663                  in  case x of
1664                        T.LOAD(ty',ea',_) =>
1665                          if ty' = ty andalso MLTreeUtils.eqRexp(ea, ea') then
1666                             if isOne y then unaryMem(unOp, ea, mem, an)
1667                             else binaryMem(binOp,y,ea,mem,an)
1668                          else again()
1669                      | _ => again()
1670                  end
1671                  else default()
1672    
1673                  fun binaryCom(t,binOp,x,y) =
1674                  if t = ty then
1675                  let fun again() =
1676                        case y of
1677                          T.LOAD(ty',ea',_) =>
1678                            if ty' = ty andalso MLTreeUtils.eqRexp(ea, ea') then
1679                               binaryMem(binOp,x,ea,mem,an)
1680                            else default()
1681                        | _ => default()
1682                  in  case x of
1683                        T.LOAD(ty',ea',_) =>
1684                          if ty' = ty andalso MLTreeUtils.eqRexp(ea, ea') then
1685                             binaryMem(binOp,y,ea,mem,an)
1686                          else again()
1687                      | _ => again()
1688                  end
1689                  else default()
1690    
1691              in  case d of
1692                    T.ADD(t,x,y) => binaryCom1(t,INC,ADD,x,y)
1693                  | T.SUB(t,T.LOAD(t',ea',_),x) => binary1(t,t',DEC,SUB,ea',x)
1694                  | T.ORB(t,x,y) => binaryCom(t,OR,x,y)
1695                  | T.ANDB(t,x,y) => binaryCom(t,AND,x,y)
1696                  | T.XORB(t,x,y) => binaryCom(t,XOR,x,y)
1697                  | T.SLL(t,T.LOAD(t',ea',_),x) => binary(t,t',SHL,ea',x)
1698                  | T.SRL(t,T.LOAD(t',ea',_),x) => binary(t,t',SHR,ea',x)
1699                  | T.SRA(t,T.LOAD(t',ea',_),x) => binary(t,t',SAR,ea',x)
1700                  | T.NEG(t,T.LOAD(t',ea',_)) => unary(t,NEG,ea')
1701                  | T.NOTB(t,T.LOAD(t',ea',_)) => unary(t,NOT,ea')
1702                  | _ => default()
1703              end (* store *)
1704    
1705            (* generate code for a statement *)            (* generate code for a statement *)
1706        and stmt(T.MV(_, rd, e), an) = doExpr(e, rd, an)        and stmt(T.MV(_, rd, e), an) = doExpr(e, rd, an)
1707          | stmt(T.FMV(fty, fd, e), an) = doFexpr(fty, e, fd, an)          | stmt(T.FMV(fty, fd, e), an) = doFexpr(fty, e, fd, an)
# Line 1552  Line 1709 
1709          | stmt(T.COPY(_, dst, src), an) = copy(dst, src, an)          | stmt(T.COPY(_, dst, src), an) = copy(dst, src, an)
1710          | stmt(T.FCOPY(fty, dst, src), an) = fcopy(fty, dst, src, an)          | stmt(T.FCOPY(fty, dst, src), an) = fcopy(fty, dst, src, an)
1711          | stmt(T.JMP(e, labs), an) = jmp(e, labs, an)          | stmt(T.JMP(e, labs), an) = jmp(e, labs, an)
1712          | stmt(T.CALL{funct, targets, defs, uses, region, ...}, an) =          | stmt(T.CALL{funct, targets, defs, uses, region, pops, ...}, an) =
1713               call(funct,targets,defs,uses,region,an)               call(funct,targets,defs,uses,region,[],an, pops)
1714            | stmt(T.FLOW_TO(T.CALL{funct, targets, defs, uses, region, pops, ...},
1715                             cutTo), an) =
1716                 call(funct,targets,defs,uses,region,cutTo,an, pops)
1717          | stmt(T.RET _, an) = mark(I.RET NONE, an)          | stmt(T.RET _, an) = mark(I.RET NONE, an)
1718          | stmt(T.STORE(8, ea, d, mem), an) = store8(ea, d, mem, an)          | stmt(T.STORE(8, ea, d, mem), an)  =
1719          | stmt(T.STORE(16, ea, d, mem), an) = store16(ea, d, mem, an)               store(8, ea, d, mem, an, opcodes8, store8)
1720          | stmt(T.STORE(32, ea, d, mem), an) = store32(ea, d, mem, an)          | stmt(T.STORE(16, ea, d, mem), an) =
1721                 store(16, ea, d, mem, an, opcodes16, store16)
1722            | stmt(T.STORE(32, ea, d, mem), an) =
1723                 store(32, ea, d, mem, an, opcodes32, store32)
1724    
1725          | stmt(T.FSTORE(fty, ea, d, mem), an) = fstore(fty, ea, d, mem, an)          | stmt(T.FSTORE(fty, ea, d, mem), an) = fstore(fty, ea, d, mem, an)
1726          | stmt(T.BCC(cc, lab), an) = branch(cc, lab, an)          | stmt(T.BCC(cc, lab), an) = branch(cc, lab, an)
1727          | stmt(T.DEFINE l, _) = defineLabel l          | stmt(T.DEFINE l, _) = defineLabel l
# Line 1591  Line 1755 
1755           )           )
1756    
1757        and reducer() =        and reducer() =
1758            T.REDUCER{reduceRexp    = expr,            TS.REDUCER{reduceRexp    = expr,
1759                      reduceFexp    = fexpr,                      reduceFexp    = fexpr,
1760                      reduceCCexp   = ccExpr,                      reduceCCexp   = ccExpr,
1761                      reduceStm     = stmt,                      reduceStm     = stmt,
# Line 1604  Line 1768 
1768                     }                     }
1769    
1770        and self() =        and self() =
1771            S.STREAM            TS.S.STREAM
1772            {  beginCluster= beginCluster',            {  beginCluster= beginCluster',
1773               endCluster  = endCluster',               endCluster  = endCluster',
1774               emit        = doStmt,               emit        = doStmt,
# Line 1613  Line 1777 
1777               entryLabel  = entryLabel,               entryLabel  = entryLabel,
1778               comment     = comment,               comment     = comment,
1779               annotation  = annotation,               annotation  = annotation,
1780                 getAnnotations = getAnnotations,
1781               exitBlock   = fn mlrisc => exitBlock(cellset mlrisc)               exitBlock   = fn mlrisc => exitBlock(cellset mlrisc)
1782            }            }
1783    

Legend:
Removed from v.744  
changed lines
  Added in v.984

root@smlnj-gforge.cs.uchicago.edu
ViewVC Help
Powered by ViewVC 1.0.0